Global
EN
行业方案
技术支持
技术支持
超过千家合作客户,20年服务经验,从选型到技术支持我们都能为您提供
可持续发展
可持续发展
持续创新、引领行业进步是我们不屈的使命。
新闻&资源
新闻&资源
时刻与您分享我们的一点一滴
关于我们
关于我们
音特电子集技术研发、芯片制造、封装测试、销售和服务于一体
人才发展
人才发展
一同释放潜力,塑造人类健康未来
技术支持
超过千家合作客户,20年服务经验,从选型到技术支持我们都能为您提供

AI训练服务器 PCIe 5.0 接口 TVS 结电容需控制在多少 pF 以内?

发布日期:2025-11-26 浏览次数:118次
分享:

PCIe 5.0 接口信号速率 32GT/s,采用 NRZ 调制,电气规范要求接收端差分回波损耗在 16GHz 频段优于 -10dB。任何单端对地容性负载超过 0.4pF 将导致阻抗不连续与眼图闭合。因此 TVS/ESD 器件结电容必须控制在 0.4pF 以内.

音特电子 ESDLC5V0D8B 典型结电容 0.45pF,差分等效电容 0.23pF,满足 PCIe 5.0 要求。对于需通过 PCIe 5.0 CEM 连接器附加损耗测试的严苛场景,推荐 ESDULC5V0D8B,结电容仅 0.25pF,差分等效 0.13pF,插入损耗在 16GHz 频点 <0.1dB.

实测搭载 ESDULC5V0D8B 的 PCIe 5.0 链路通过 32GT/s 全速率环回测试,误码率低于 1E-10;0.4pF 是 PCIe 5.0 接口 TVS/ESD 器件结电容不可逾越的红线.