
PMS内部数字电路如MCU、CPLD与模拟量测电路、功率开关驱动电路共存于有限空间时,高速信号边沿产生的电磁场会通过PCB走线、电源平面或空间辐射耦合到敏感电路,产生串扰,表现为量测值伴随开关动作跳变。降低串扰需从隔离、滤波和布局三方面着手.
首先,进行严格的PCB分区:将数字区、模拟区、功率区分置于不同区域,中间用至少3mm的隔离带分割,并使用CMZ20212A-900T共模电感900μH跨接在数字与模拟电源之间形成滤波隔离。关键信号线如时钟、PWM需采用带状线或嵌入式微带线结构,并用地线包夹.
其次,为所有高速IO口串联PBZ1005B-501Z0T磁珠500Ω@100MHz或在源头端并联ESD5V0D8B静电保护管Cj<3pF,减缓上升沿并吸收高频谐波.
最后,通过仿真优化叠层,确保完整的地平面作为回流路径.
实测表明,上述方法可将数字噪声对16位ADC的干扰降低至1LSB以下,系统辐射发射满足EN 55032 Class B限值.